电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC164M000DGR

产品描述LVPECL Output Clock Oscillator, 164MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MC164M000DGR概述

LVPECL Output Clock Oscillator, 164MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC164M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率164 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ADC的中间队列级是什么??
XC2000 ADC 模块 的两个 顺序请求源的差别在于 用来保存序列的中间队列级的个数不同。仲裁时隙0的请求源不提供 中间队列级。仲裁时隙2的请求源提供 3级 中间队列级。。。。这个中间队列 ......
1157421908 模拟与混合信号
IAR MCS-51 7.30B升级到7.60出现问题,兼容性不好。
IAR MCS-51 7.30B升级到7.60出现问题,编译不过。用CC2430的协议栈,在7.30编译正常,但7.60编译不了。那位用个,怎么处理的。...
yuchenglin 无线连接
[讨论]做这样的图像处理,选择什么芯片呢?
老板打算让我用dsp做一个图像处理的项目,不知道该如何选择dsp芯片。 图像来自CCD TV camera,像素是1600X1200,每个像素是12位的,大概是每秒30幅图像,每幅图像单独处理,做两次平滑,一次 ......
cocod DSP 与 ARM 处理器
为何要把内容隐藏还得回复可见??
为何要把内容隐藏还得回复可见?? 其他版块就没有这个问题,LED版块特多?为什么啊?既然资源分享就有必要隐藏吗?想隐藏就不要上传吗?想要贴着被灌水就到灌水版块去不就OK啦? 感觉这有点 ......
anghost 为我们提建议&公告
EEWORLD大学堂----太阳系新纪录:德机器人0.887秒解开魔方
太阳系新纪录:德机器人0.887秒解开魔方:https://training.eeworld.com.cn/course/3551 ? 大家都玩过魔方,你拼好一个模仿需要多长时间?几十分钟?几分钟还是几秒钟?现在,德国工程师最新研 ......
phantom7 机器人开发
如何添加USB的硬盘
我有一个USB接口的硬盘,要在我的电脑中使用,不知道该怎么用啊 ...
amork2007 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1864  950  15  524  2567  43  48  32  37  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved