电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC140M000DG

产品描述LVPECL Output Clock Oscillator, 140MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MC140M000DG概述

LVPECL Output Clock Oscillator, 140MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC140M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率140 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
1138写的12864串行驱动
如果12864用并行驱动的话,很多I/O口都被占用,采用串行驱动的话就可节省好多I/O 口。请问哪位写过12864的串行驱动程序啊,能否上传一下?谢谢!...
sh2010 微控制器 MCU
CE6 内存问题?new delete问题?
在程序中如果我不断的new一个内存空间然后再delete,连续的N次后会不会造成内存泄漏,我看过了每次新的一个NEW产生的地址都是在增加的那如果N次后不是超出总的地址长度了?不是很理解CE的这个现 ......
benz040 嵌入式系统
想DIY优盘
想DIY优盘,请大侠们帮帮忙,能告诉我主控的选择,主控和闪存的引脚功能,以及外围电路,在下感激不禁!!...
965685819 PCB设计
STM32的通用定时器查询方式问题
我想用通用定时器延时微秒级别,但是我配置的寄存器始终有问题, 这是定时器初始化: RCC->APB1ENR|=1<<1;//TIM3时钟使能 TIM3->PSC=psc; //预分频器5,得到12Mhz的计数时钟 TIM3 ......
suse_lj stm32/stm8
大家帮我看看我描述的元器件损坏这一段哪儿不对劲
分析图2-1ya、b、c所示的全波整流电路 119199 图a 图b 图c VD1 RL VD2 - uO + ID ......
xu__changhua 模拟电子
元器件封装更新到PCB后不见了
AD14.2 更新元器件封装到PCB后,封装就不见了,,请问是怎么回事啊 ...
xxhhzz PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 628  2059  106  2417  1814  31  6  45  56  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved