电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB442M000DGR

产品描述LVPECL Output Clock Oscillator, 442MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB442M000DGR概述

LVPECL Output Clock Oscillator, 442MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB442M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率442 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
网络视频传输设计
随着网络视频服务器,光纤网的迅速普及,网上多媒体应用(如视频会议,数字监控等)正为传统的计算机应用注入新的技术和内容。网络多媒体技术的发展也导致了基于IP技术的网络远程现场视频浏 ......
wuyugwz 工业自动化与控制
脉宽调制DC/DC全桥变换器的软开关技术
本帖最后由 qwqwqw2088 于 2017-10-16 17:05 编辑 脉宽调制DC/DC全桥变换器的软开关技术 325444325445325446 点击下载 准谐振零电流开关DC-DC电源并联操作 ...
qwqwqw2088 模拟与混合信号
修好一个公牛插排
手里的公牛插排USB口坏了很长时间 当时选公牛没选小米主要还是一直在用他家的插排感觉质量很好 这种插排体积小,电源插口也少,如果USB不能用就要再插上手机充电器给手机充电 有时候插 ......
littleshrimp 以拆会友
TI F28035芯片控制的太阳能DC-DC整流器控制程序
TI F28035芯片控制的太阳能DC-DC整流器控制程序 155057 ...
qwqwqw2088 微控制器 MCU
通过在FPGA集成DSP功能来增加成像应用的性能
本文主要描述用于小型高性能超低成本照相机的嵌入系统的开发。最初采用数字信号处理器,几个ASSP和外接存储器。要增加性能需要采用可编程逻辑实现的可配置软核处理器。本文的描述可得到所需的性 ......
lorant FPGA/CPLD
内存设计问题
简单的构成问题 现有 128K x 8SRAM 1Mb x 1DRAM 256KB x 4DRAM 以上3个chip 要做成4MB的内存 我是这么想的 第一,三各扩充到1M 第二个原有1M扩充到2M 共4M 但是这3个chip ......
flexibler 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2773  1255  2225  2378  2796  34  41  23  49  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved