电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA621M000DG

产品描述LVDS Output Clock Oscillator, 621MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SA621M000DG概述

LVDS Output Clock Oscillator, 621MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA621M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率621 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TLP521光耦隔离电阻大小选择的问题
21159 图中CON这一点是要上拉到高电平的,可是实际测试却只有0.8V。请问这是为什么?如何实现CON这一点的上拉,从而使光耦开关闭合。 本帖最后由 aiwenzx 于 2011-11-28 14:57 编辑 ]...
linjingui 测试/测量
问一个关于altera de-2 使用设计的问题(高分求助)
现在我想用一块altera de-2 的芯片 模拟一个系统设计的性能,一种方案是自己设计一个路由器,然后一个3*3的mesh结构,另外每个路由和一个cpu相连,然后通过各个cpu之间发送数据 来分析路由以及 ......
zfnlj 嵌入式系统
C2000 Piccolo LaunchPad降价50%啦
125172...
qinkaiabc 微控制器 MCU
功率放大器的使用极限
为了实现功率放大器的可靠性设计,就必须考虑放大器的承受能力。通过功率放大器的安全工作区(SOA)曲线来确定功率的范围限制。放大器的承受能力取决于放大器的负载和信号的状态。 图1所示的一 ......
fighting 模拟电子
可弯曲的PCB链条板
来自极客妈妈的项目展示了一个可弯曲的PCB链条板 544810 项目网址 ...
dcexpert DIY/开源硬件专区
Mbed Studio
本帖最后由 wufeijian 于 2019-3-18 16:30 编辑 今天用Mbed Studio遇到一个问题,在论坛里搜Mbed Studio竟然一个帖子也没有,这是没有人用吗? 1、Mbed导入本地工程后,提示mbed.h文件找不 ......
wufeijian ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2325  251  878  1842  2108  49  55  10  16  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved