电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532CB000153BGR

产品描述CMOS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小2MB,共33页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

532CB000153BGR概述

CMOS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

532CB000153BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 19.440000 MHZ
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号532
安装特点SURFACE MOUNT
标称工作频率25 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si532
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si532
关于模拟电路的零极点问题
我在看书的时候遇到一些关于系统零极点的问题,比如一个放大器的零极点对整个放大器信号有什么样的影响,在拉扎维的模拟CMOS集成电路设计中提到右半平面的零点会给系统带来稳定性问题,但没有讲 ......
oosnake 模拟电子
为什么在EVB中显示其它窗体会导致主窗体上的菜单自动消失 ?
当关闭窗体后,消失的主窗体的菜单栏也不能自动再显示出来?请问如何解决?...
evildoor 嵌入式系统
MicroPython动手做(36)——MixPY之Hello world
本帖最后由 eagler8 于 2020-6-30 07:29 编辑 MixPY——让爱(AI)触手可及 485921 485922 ...
eagler8 MicroPython开源版块
如何降低运放电路中的电源噪声?
先分享几篇ADI官网上有关运放噪声的文章,供大家参考学习 运算放大器的噪声常见问答http://www.analog.com/media/cn/faq/amplifier/FAQ0803.pdf 运算放大器噪声http://www.analog.com/media ......
电路艺术 电源技术
世界上功耗最低的Cortex-M0 CPU
LPC1000系列ARM 世界上功耗最低的Cortex-M3 CPU LPC1000系列ARM是以第二代Cortex-M3为内核的微控制器,用于处理要求高度集成和低功耗的嵌入式应用。采用3级流水线和哈佛结构,其运行速度高 ......
dyq5847 单片机
PWM波的对齐方式和极性在应用上有什么区别?
用的XS128中心对齐和左对齐比如哪个精度更高一些 极性有区别吗 本帖最后由 50572209 于 2011-3-9 23:13 编辑 ]...
50572209 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 402  1209  1893  2036  2428  18  30  8  27  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved