电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC248M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WC248M000DGR概述

CMOS/TTL Output Clock Oscillator, 248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC248M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率248 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
USB Function Controller 与 USB Host Controller Drivers的区别?
如题,诚心请教...
lshyu5 嵌入式系统
如何从FPGA开发到IC开发?
做FPGA有一年左右的时间了,方向是基带信号处理,个人感觉再做下去没有什么提高了,想转IC设计,但有点不知从何下手,大家给给意见,谢谢! ...
wumuok 嵌入式系统
智能穿戴产品及健康医疗心率传感器的应用
本帖最后由 jameswangsynnex 于 2015-3-3 19:46 编辑 LST1303是一款双绿色LED型反射式光电传感器,其是将一种绿色LED (发光波长570nm)和采用高科技纳米涂层的环境光检查传感器组合封装的新型产 ......
hanyegudeng 消费电子
ppc2003的模拟器支持旋屏,我用PB5.0定制的模拟器怎么不行?
MSDN上说旋屏需要"Device driver"支持,模拟器中也需要驱动?...
cgl123456 嵌入式系统
差频式高频链双向同步解调控制电路的分析与研究
摘要:论述差频式高频链双向同步解调控制电路的工作原理,分析纯电阻负载和感性负载下双向同步解调电路的控制方式,实验结果表明该控制方式结构简单、性能可靠、成本低。 关键词:差频式高频 ......
zbz0529 工业自动化与控制
KVH系列光纤陀螺
KVH系列光纤陀螺采用小体积封装、模块化设计,广泛应用于低成本惯性测量单元、组合导航系统和方位姿态测量系统,完全适合于苛刻的工业和军事需求。内部的数字信号处理技术大大改进了光纤陀螺比 ......
vistan 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 162  841  1945  1983  1679  26  42  15  32  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved