电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB692M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 692MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QB692M000DGR概述

CMOS/TTL Output Clock Oscillator, 692MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB692M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率692 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
阻抗匹配有烦恼?请看这里
以下文章来源于睿班实验室,作者萌萌哒班妹~ 今日重点: 一、阻抗匹配电路的作用 二、阻抗匹配的理想模型 三、电感电容的高频特性 四、Smith圆图在RF匹配 ......
btty038 无线连接
物联网在汽车上的应用------带3G手机号的凯迪拉克汽车
在通用汽车新出厂的凯迪拉克汽车上,均已安装了名为“安吉星”的车载安全信息服务系统。系统工作依托3G网络,每辆汽车都拥有独立的189 3G号码。在工博会电信展区,我们看到了这辆“3G汽车”。 ......
xyh_521 创意市集
请教一个LWIP的NETCONN UDP协议的问题
有一个需求,想采用LWIP协议栈实现PC和STM32F429主控板通讯,拟采用UDP协议。PC上发送控制指令,主控板接收到控制指令后,处理接收到的指令,并根据指令执行的情况 返回响应的结果。 由于指 ......
azhiking stm32/stm8
axd 调试 时 怎么察看变量的值
44b0 我想察看rPDATC的值 可是提示我 name no found...
william228 嵌入式系统
初学单片机选那种好啊!51 PIC AVR?
初学单片机选那种好啊!51 PIC AVR?...
呱呱 Microchip MCU
求一简单程序,高手快来帮忙~
P1.0 作为输入 P1.1 作为输出 一直检测P1.0端,当出现低电平时 延时100MS ,再测P1.0,如果还是低电平,则在P1.1端输出一个脉冲后返回循环起点,反之则返回循环起点 我是新手,希望前 ......
chg4476 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2023  663  1510  2  2425  51  5  36  18  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved