电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB174M000DGR

产品描述LVDS Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB174M000DGR概述

LVDS Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB174M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率174 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这个错误在哪里 跪求
上面2个程序,就char *s_M="My love!";这句话的位置放在不一样的地方,为什么第一个程序可以输出,而第二个程序没输出啊?求指教...
hades2011 嵌入式系统
BlueNRG-1 AES加密库如何使用
1)好像没有查到bluenrg-1 有硬件的 hardwareto accelerate aes加密,如果有有没有相关的范例可以直接使用 2)找到了一个库文件 libcrypto.a,但是我只想直接使用aes-128的加密,不想花太多 ......
kingk 意法半导体-低功耗射频
串口总是进入接收中断
我的程序能中断接收到正确的数据,但是程序总是进入ISR中断,程序执行不了其他的代码,请高手指点!中断配置函数如下: void NVIC_Configuration(void) { NVIC_InitTypeDef NVIC_In ......
entertest stm32/stm8
CCS4 入门教程、TI内部教程、开发环境设置等
在网上查找,总结及TI培训的所有CCS4使用教程,希望对大家有所帮助。...
通大导航3号 DSP 与 ARM 处理器
请大侠给我一些DSP开发伺服电机控制系统的资料吧,请大侠给一下联系方式啊。
请大侠给我一些DSP开发伺服电机控制系统的资料吧,请大侠给一下联系方式啊。 小弟现在做电机控制,想做DSP开发控制伺服电机,请大侠出手给一些学习资料吧。谢谢了。...
mingshu DSP 与 ARM 处理器
关于PA输入端匹配问题探讨
PA输入端匹配的作用: 1.频率误差/相位误差/EVM/调制频谱--->减少反射,避免VCO pulling 2.传导杂散 --->设计低通滤波器,减少谐波 3.ACLR/开关频谱 --->提升DA ......
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2537  76  297  2180  1456  50  2  10  35  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved