电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB1048M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1048MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KB1048M00DG概述

CMOS/TTL Output Clock Oscillator, 1048MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB1048M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1048 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
辛版大赠送 一周后结束
本帖最后由 辛昕 于 2017-12-3 23:44 编辑 本次赠送旧物,将截止于下周日(即 2017.12.10) 因此次赠送实乃搬家大清理所致,没想到这个活动并没有我想象的活跃,可能是东西都不太实用吧。 ......
辛昕 嵌入式系统
C51中断处理过程
说明:由于转发的帖子是在很久前浏览网页的时候收藏下来的,作者与源地址已经无从考究,请作者见谅! C51中断处理过程 C51编译器支持在C源程序中直接开发中断过程,因此减轻了使用汇编 ......
tonytong 51单片机
拉扎维6月来上海讲PLLs和SERDES
大牛6月6-7号在上海讲PLLs和SERDES,有人同去不? ...
emeidaxia 模拟电子
关于c52与摄像头
欲制作一通过c52实现参数设置功能并实现数据的存取操作的不使用usb摄像头的远程实时监控系统 在网上搜索时发现ov7620摄像头模块价格较低,但不知是否适用于此单片机,或建议我一些性价比较高的 ......
csallon 嵌入式系统
注册下载,赢实用好礼!用过ECal,你知道Rcal吗?
说起测试校准, “攻城狮们”首先想到的是 网络分析仪的校准。 大家在使用网络分析仪进行测试的时候, 校准是个必选动作, 无论是复杂的手工 ......
eric_wang 测试/测量
QUARTUS 9.0 仿真输出一直是低电平
481904481905做的是一个级联的计数器 输出的一直是低电平 ...
yyy7797879 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2879  1117  2906  1579  799  58  23  59  32  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved