电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC518M000DGR

产品描述LVDS Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BC518M000DGR概述

LVDS Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC518M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率518 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
申请68元的开发板
希望它能让我从51过渡到MSP430...
任我菜 微控制器 MCU
44b0 向量中断与非向量中断问题?求助
学了ARM 有一段时间了,就卡在中断这里 还请高手指教啊。 向量中断: 响应过程是怎么的? 必须设置哪些寄存器? 退出时怎么用? 非向量中断: 同上。。 ...
woshisaochenwen 嵌入式系统
STM8S003F3问题
现在用的STM8S003F3这个型号,产品上有个要求 第一次开机到半年的时候要有一个提示功能。 这个功能是提醒更换一个材料。程序其它功能已实现了,但这个功能有困难,请大神帮忙出出主意.. 有没有 ......
qwrjnb stm32/stm8
急问:GTM900B GPRS模块调试问题
调GPRS模块调了一周多啦,各种方法都用尽了还是不行,到这里来请求高手解答。 问题是这样的,我用的是GTM900B模块用在S3C2440A的ARM上,用的串口0与之通信,模块在ARM板上可以打开,接上SIM卡 ......
fu200621140 嵌入式系统
lwip 协议栈发送数据包的一个疑问。
lwip 协议栈发送数据包时,会把一个包分解成若干个buffer,然后用这些buffer组成一个列表。但是不清楚它分解的原则是什么?是按照什么来分解这个包的??着急呀,各位高手解答一下。...
fkuegogguh 嵌入式系统
SensorTile AirDrum 双鼓棒制作
这次要弄双鼓棒,android app需要做一些修改 本来改起来挺简单的事结果弄了几个小时 就因为前几天电脑硬盘坏了,以前装好的软件都要重装一遍 AndroidStudio安装起来很麻烦 各种报错,后来 ......
littleshrimp MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1452  1195  698  928  1213  49  20  7  48  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved