电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA917M000DG

产品描述LVDS Output Clock Oscillator, 917MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA917M000DG概述

LVDS Output Clock Oscillator, 917MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA917M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率917 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2812 ad采样中的断层现象
94463http://c:/Documents%20and%20Settings/Administrator/桌面最近在做ad采集三相电压的项目,采集过来的数据graphy一下后发现,有的好像断了一样。 希望朋友们帮忙分析下 以下是代码 ......
zxcvbnm_12345 微控制器 MCU
超低待机功耗DC-DC控制器芯片
推荐一款2A 同步直流对直流降压转换器,提供领先同类产品的 EMI 效能,涵盖各种输入及输出电压。这类装置非常适合多项产品应用,其中包括家电用品、工业电子装置、电信设备、电动工具、办公室设 ......
fish001 模拟与混合信号
史上最冷冷笑话(这辈子就指这笑话活了)
为了活跃一下气氛,拿出自己的珍藏,大家在紧张繁忙的工作中轻松一下!这辈子就指这笑话活了! 说 第一天,小白兔在森林里散步,遇到大灰狼迎面走过来,上来“啪啪”给了小白兔两个大耳贴子, ......
小娜 聊聊、笑笑、闹闹
电机电感问题
根据全电路安培环路定理可知电机的单相绕组线圈所有的导线的电流方向相同,各导线的电流“代数和”所产生的磁场强度H与电流的大小成正比。如果是一根铜条它的电流与“各导线的电 ......
bigbat 电机控制
特别想知道高频变压器有的会有两个中间抽头,
特别想知道高频变压器有的会有两个中间抽头,这两个抽头来自哪里,干什么用的,实际电路中怎么接,接在线路中哪里? ...
chuzhaonan LED专区
串口通信的自动重装载值
TH1 = TL1 = 256 - 晶振值/12 /2/16 /波特率 最后面是啥意思啊,为啥要这样写啊...
dongdong0071 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 510  565  1740  389  1364  11  10  57  15  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved