电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA748M000DGR

产品描述LVDS Output Clock Oscillator, 748MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA748M000DGR概述

LVDS Output Clock Oscillator, 748MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA748M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率748 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI DSP28X 所有外设例程 (学者必看!)
长话短说:此乃开发DSP28X的必备例程!!!...
通大导航3号 DSP 与 ARM 处理器
迷茫啊,女孩子在电子信息工程方面怎么混呢
学习了四年的电子信息工程专业,毕业了,找的工作单位是做工程类的,平常基本没什么活,感觉学不到什么东西。现在公司业务向外地扩展,同意了老板调派我去外地的要求,以为是技术支持的角色,可 ......
珍惜彩云之南 工作这点儿事
【TI首届低功耗设计大赛】PM2.5传感器驱动+测试
恩,中午吃过饭,花了点时间写了一下DSM501A的驱动,蛮简单,说白了还是msp430好用,寄存器清晰,头文件定义好,都不要怎么看UG的。 先来看下这个传感器,集成度很高,用户接口也比较简单, ......
lyzhangxiang 微控制器 MCU
download imge之后不能正常启动WM
Microsoft Windows CE Bootloader Common Library Version 1.4 Built Aug 25 2009 11:32:52 Microsoft Windows WM600 Bootloader HISI K3B831 USB1.1 NDIS Built Aug 25 2009 System ready! ......
windstarcn 嵌入式系统
PWM波的问题
我用的单片机是STM32F4VET6,开发环境KEIL,PWM波硬件接的是PE14,定时器1的第四个通道。 我参考正点原子F4的例程,改了一下: //TIM1 //PWM输出初始化 //arr自动重装值 //psc时钟 ......
chenbingjy 聊聊、笑笑、闹闹
请问版主这个st的美女是谁?
怎么每份文档都有她啊? 下载 (35.86 KB) 2010-7-16 10:43 ...
boesdt stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2113  2452  2640  467  415  47  53  37  16  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved