电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7143SA55JGI

产品描述Dual-Port SRAM, 2KX16, 55ns, CMOS, PQCC68, 0.950 X 0.950 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-68
产品类别存储    存储   
文件大小154KB,共17页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7143SA55JGI概述

Dual-Port SRAM, 2KX16, 55ns, CMOS, PQCC68, 0.950 X 0.950 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-68

7143SA55JGI规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
包装说明QCCN,
Reach Compliance Codecompliant
最长访问时间55 ns
JESD-30 代码S-PQCC-N68
内存密度32768 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
功能数量1
端子数量68
字数2048 words
字数代码2000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织2KX16
封装主体材料PLASTIC/EPOXY
封装代码QCCN
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式NO LEAD
端子位置QUAD
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
2K X 16 DUAL-PORT
SRAM
Features
IDT7133SA/LA
IDT7143SA/LA
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
High-speed access
– Military: 35/55/70/90ns (max.)
– Industrial: 25/55ns (max.)
– Commercial: 20/25/35/45/55/70/90ns (max.)
Low-power operation
– IDT7133/43SA
Active: 1150mW (typ.)
Standby: 5mW (typ.)
– IDT7133/43LA
Active: 1050mW (typ.)
Standby: 1mW (typ.)
Versatile control for write: separate write control for lower
and upper byte of each port
MASTER IDT7133 easily expands data bus width to 32 bits
or more using SLAVE IDT7143
On-chip port arbitration logic (IDT7133 only)
BUSY
output flag on IDT7133;
BUSY
input on IDT7143
Fully asynchronous operation from either port
Battery backup operation–2V data retention
TTL-compatible; single 5V (±10%) power supply
Available in 68-pin ceramic PGA, Flatpack, PLCC and 100-
pin TQFP
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
LUB
CE
L
R/W
RUB
CE
R
R/W
LLB
OE
L
R/W
RLB
OE
R
I/O
8L
- I/O
15L
I/O
0L
- I/O
7L
BUSY
L
(1)
A
10L
A
0L
ADDRESS
DECODER
11
I/O
CONTROL
I/O
CONTROL
I/O
8R
- I/O
15R
I/O
0R
- I/O
7R
BUSY
R
(1)
MEMORY
ARRAY
ADDRESS
DECODER
11
A
10R
A
0R
CE
L
ARBITRATION
LOGIC
(IDT7133 ONLY)
CE
R
2746 drw 01
NOTE:
1. IDT7133 (MASTER):
BUSY
is open drain output and requires pull-up resistor.
IDT7143 (SLAVE):
BUSY
is input.
JUNE 2018
1
©2018 Integrated Device Technology, Inc.
DSC 2746/15
深圳七年经验找版图兼职
本人有7年版图设计经验,现在一家深圳IC公司做版图设计工作,具有丰富的经验,涉及的类型包括、analog chip ,mixed-signal IC , digital chip, 数模混合,高低压混合,poly gate , metal gate 正反向 ......
conniezhou FPGA/CPLD
Cadence 中A pin with name ‘GND' is duplicated on the part 报错的解决
Cadence 中A pin with name ‘GND' is duplicated on the part 报错的解决 用Cadence 16.6建立元件里,如JTAG,里面多个引脚全为GND ,保存时,出现了报错:A pin with name ‘GND' is dupl ......
安圣基 PCB设计
电容封装
CC150是什么封装?怎么Protell里面找不到?...
oefoef 分立器件
stm32读写w25x20cl的问题
我要用STM32来读写W25X20CL,网上搜到的都是W25X16系列. 谁做过W25X20CL的读写,分享一下,谢谢...
chenbingjy stm32/stm8
stm8编译器软件仿真
stm8 编译器 软件仿真为什么不能进中断?定时器也不计数?但用Rlink连接调试时却很正常。...
ydm123ydm stm32/stm8
CE6.0下的Cellcore是不是已经帮我们实现了GSM协议栈?很多公司找人去设计GSM协议栈是什么意思?
CE6.0下的Cellcore是不是已经帮我们实现了GSM协议栈?很多公司找人去设计GSM协议栈是什么意思?...
wanghai8521 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1214  745  1109  2904  214  25  15  23  59  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved