电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC1276M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1276MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC1276M00DGR概述

CMOS/TTL Output Clock Oscillator, 1276MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC1276M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1276 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DM9000驱动
各位兄弟,我的DM9000现在没什么反应,帮忙看看,谢拉! 所有的信息罗列如下,权当作一个总结,方便以后的朋友参考。 平台:三星C100,DM9000AEP,中断信号接EINT0引脚。 问题:没有中断 ......
batonsoft 嵌入式系统
【TI首届低功耗设计大赛】金刚狼之MSP430FR5969资料共享
这几天学习金刚狼(MSP430FR5969 Launchpad),找到一些资源,基本都是TI官网:有视频,有文档 网盘上传完毕: ****************************************网盘共享************************** ......
shepherd 微控制器 MCU
IAR中关于变量或函数的绝对定位问题
变量: #pragma location=0x1000 char v1; char v2; ...... 这些变量的定位都是从0x1000开始定位了,如果要恢复默认定位,怎么写? 函数: 定义了一个段名:“MYSEG"(XCL文件里定义了 ......
wuh2003 嵌入式系统
怎样看懂sdf文件
资料收集分享给大家...
eeleader FPGA/CPLD
我做了一个设计(数字电压表),程序编译后无错误无警告。但液晶显示的实际结果会...
请问您可以帮我看一下是哪儿错了吗? 不好的实际结果是:1.电压会出现乱码;2.开机显示信息后,有时会无电压显示;3.mV量程的超限指示和报警功能没有实现。 您看得出问题在哪儿吗? ...
应用型 51单片机
【求助】请问有关无线传输问题
请问要发射,传输心电信号,是用nrf401好,还是用trf6900合式呢?...
yangbo0037 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2161  445  1308  1244  382  45  13  21  24  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved