电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1131M00DGR

产品描述LVDS Output Clock Oscillator, 1131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SB1131M00DGR概述

LVDS Output Clock Oscillator, 1131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1131M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1131 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
无线监控是发展方向 技术改进势在必行
无线监控就是指不用布线(线缆)利用无线电波来传输视频、声音、数据等信号的监控系统。目前比较常用的有,模拟微波视频传输,数字微波视频传输,无线网桥,或者用电信和移动的通讯网络CDMA,TD ......
xyh_521 工业自动化与控制
【最新教程】STM32单片机
【免费资源】stm32系列视频教程第一节课,我们将学习的是单片机基础和GPIO相关的知识。【课程目标】掌握单片机原理、GPIO相关知识。【STM32系列教程适用对象】1.具备c语言基础;2.具备数字电路 ......
一直在路上11 单片机
元器件知识
基本元器件介绍...
Smithlee89 模拟电子
PMC - WinCE- YH-999-自刷系统-Intel的XScale处理器
我有一个YH-999,是个硬盘播放器,但是里面只是微软的PMC系统,只能播放视拼和音乐。 我想自己能不能刷刷系统,功能多一点。 网上搜索了一下 YH-999 是XScale 处理器 32M内存 20G硬盘 类似 ......
yuanyan 嵌入式系统
问题:时序模式的选择(图片已修复)
这是我的网卡 ENC28J60 的SPI时序图 131719 以下是DSP 的SPI的四种时钟模式图....大伙说,我用DSP的哪种SPI时序图和上图兼容..... 我怎么觉得没有一种是兼容 131717 131718 望不吝 ......
foreverlove3721 微控制器 MCU
初学坠入迷雾,重复终究无果,文档指点迷津
本帖最后由 watershade 于 2017-3-12 20:44 编辑 此内容由EEWORLD论坛网友watershade原创,如需转载或用于商业用途需征得作者同意并注明出处 这真是折腾的周末,昨天下午开始继续学习 ......
watershade 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 891  2525  2463  4  978  58  31  56  17  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved