电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC1376M00DGR

产品描述LVPECL Output Clock Oscillator, 1376MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RC1376M00DGR概述

LVPECL Output Clock Oscillator, 1376MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC1376M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1376 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
micropython REPL在线环境中查看文档
看到另外一位写micropython离线文档。这里推荐一下其他的文档查看方式。 第一,下载micropython的pdf文档。大约200多页。 第二,利用micropython REPL的在线文档。 REPL(Read-Evaluat ......
allankliu MicroPython开源版块
找一块参加嵌入式Linux培训班的人(为打9折)
找一块参加嵌入式Linux培训班的人(为打9折) 我之前是做单片机开发和蓝牙产品开发的,现在想报嵌入式Linux培训班, 看到尚观科技的“UEA—嵌入式内核驱动开发班”不错,但是太贵,要1470 ......
yyb0034 Linux开发
关于点阵型LCD显示模块和字符型LCD显示模块的问题
究竟这两种显示模块有什么有缺点? 在什么时候应该用什么模块比较好? 价格又有什么区别? ...
lzg123456 嵌入式系统
CCS 3.3 for OMAPL137的奇怪问题
今天写了一段boot的代码,初始化工作状态的各个堆栈之后,建立中断向量表时遇到了如下问题: 代码如下: boot.asm …… B _Int_Init; …… Int_Init.c unsigned int vector = {1,2,3, ......
huhuashen 嵌入式系统
数学与计算机科学QQ群
数学与计算机科学QQ群:17387423 ...
zxd10000 嵌入式系统
北京某公司有医疗电子项目请北京地区飞思卡尔工程师朋友兼职帮忙
北京某公司有医疗电子项目请北京地区飞思卡尔工程师朋友兼职帮忙,要求:1、必须在北京地区工作,外地朋友无需联系,请谅解;2、一般1至2,3个月左右的项目期间,不能出差;3、每周能保证25~30小 ......
renlizhaopin 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2282  1697  1961  1944  1034  39  5  48  35  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved