电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AF000105BG

产品描述LVPECL Output Clock Oscillator, 161.13281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

552AF000105BG概述

LVPECL Output Clock Oscillator, 161.13281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552AF000105BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 155.52000 MHZ
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率161.13281 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
【转帖】5大方法教你降低UPS电源总故障率
1、利用供电高峰充电对于UPS电源长期处于市电低电压供电或频繁停电的用户来说,为防止电池因长期充电不足而过早损坏,应充分利用供电高峰(如深夜时间)对电池充电以保证电池在每次放电之后有足够 ......
皇华Ameya360 电源技术
【NUCLEO-L4R5ZI移植LSM6DSL驱动】一、通信验证
本帖最后由 littleshrimp 于 2018-6-24 20:14 编辑 LSM6DSL支持SPI和I2C通信,评估板使用I2C接口,引脚顺序是SCL、SDA、VDD、INT1、INT2 360559 正好接在Arduion的I2C上,需要从CN8的PIN7处 ......
littleshrimp MEMS传感器
加急:在学习cadence画原理图生成网络表时报错
刚毕业入职第一天,公司要用cadence,以前用的AD,自学想跑一下从原理图到PCB,自己绘制器件原理图和PCB封装,先把这些基本的跑一边,网上查的教程,用cadence里面的ORCAD用的月也是软件自己的 ......
小浅白白 PCB设计
色环电阻识别
给大家找的好东东,希望都成高手!...
dengxianlibo DIY/开源硬件专区
有一个主程序是这样的,帮忙看看
大家好: 主程序如下: main: nop nop nop ;-----------------开始判断键值 ;main_loop01:cjne a,#1,main_loop02 ljmp main 这样是不是说一直主程序在main 函数里循环,不会跳到下面 ......
lowei 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 365  1916  1680  2886  16  7  23  40  16  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved