电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AF000105BGR

产品描述LVPECL Output Clock Oscillator, 161.13281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

552AF000105BGR概述

LVPECL Output Clock Oscillator, 161.13281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552AF000105BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 155.52000 MHZ
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率161.13281 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
LoRa到底怎么了?
好久没有听到LoRa的消息了。正当人们有点遗忘它的时候,来自工信部的一则公告,再次把它推向了风口浪尖。   事情是这样的:   几天前,2019年11月28日,工信部发布第52号公告。公告的主要 ......
灞波儿奔 无线连接
【抢楼赢礼】聊聊我用过的MOSFET!
本期是MOSFET主题月!一起SHOW曾经用过的MOSFET!一起聊聊用过的型号及用在哪些地方!一起说说关于MOSFET的使用心得!活动日期:即日起--8月31日参与方式:1、EEWORLD所有会员均可参与;2、逢3的倍 ......
EEWORLD社区 分立器件
AD7903的例子代码
AD7903的例子代码>>160010 ...
nmg ADI 工业技术
下载有礼|ADI 用于多路抽头输出隔离电源的简易解决方案
作为系统硬件设计工程师的您,是否还在为选择高性价比的多路电源输出的隔离方案而苦恼呢?ADI 和 Linear 合并可谓是强强联手,针对此类应用,提供了多种简单易用的参考方案,提供标准的变压器设 ......
EEWORLD社区 电源技术
TI ISO1050 不匹配问题如何解决
TI ISO1050 不匹配问题如何解决...
alanfang 微控制器 MCU
diy小巧的光控灯
利用光敏电阻制作一款一个简单实用的光控灯。 光敏电阻的工作原理是基于内光电效应。在半导体光敏材料两端装上电极引线,将其封装在带有透明窗的管壳里就构成光敏电阻如图所示。 108386 利 ......
qwqwqw2088 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2107  2010  1498  486  2385  26  50  49  58  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved