电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CF12M2880BGR

产品描述CMOS Output Clock Oscillator, 12.288MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550CF12M2880BGR概述

CMOS Output Clock Oscillator, 12.288MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550CF12M2880BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率12.288 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
MSP430在IAR的程序烧写问题
用FET-Pro430下载IAR中的程序,配置如图所示,可是老出现动态链接库错误,求告知解决方法 ...
bingzi 微控制器 MCU
DSP28335的FIR滤波
FIR滤波的起始从零开始上升那段有没有办法避免掉? file:///C:\Documents and Settings\Administrator\Application Data\Tencent\Users\465223499\QQ\WinTemp\RichOle\DM8S@Y@GBA(~33LW124$ ......
caijianfa55 DSP 与 ARM 处理器
模电与爱情,人生的故事 (图文版)
初恋的男生的心就像个最简单的信号放大器,女生控制着输入端。你一个最微小的快乐信号都能给他带来极大的幸福感,同样,你不小心的小伤害也会被他单纯的放大成无比伤痛。但是,男生不会一直这么 ......
不是归人是过客 模拟电子
如果你有10w,你会选择做什么?
贸易战已经严重影响到我了,好多公司裁员降薪,最近有点迷茫,好想换种生活 想问下大家,如果有10w,会选择做什么?想听听你们的意见 ...
sanhuasr 聊聊、笑笑、闹闹
修改 wince 显示分辨率 修改那几个文件 具体修改方法 分不够+++
我原来的是 640*480的屏 后来换成 800*480的屏 驱动应该怎么样修改的 呢》》》 ...
smjw9186 嵌入式系统
电压跟随器
本帖最后由 btty038 于 2021-12-23 21:03 编辑 在运放的使用中,电压跟随器是一种常见的应用,该电路的好处是:一是减小负载对信号源的影响;二是提高信号带负载的能力。 579841 ......
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 642  2017  2001  307  2430  34  7  10  52  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved