电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC173M000DG

产品描述LVDS Output Clock Oscillator, 173MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BC173M000DG概述

LVDS Output Clock Oscillator, 173MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC173M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率173 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒货+一块板子分热爱,数数有几分
444668 为什么要放5,是因为我拆了表头,反向自己做了驱动,魔改成了电子钟。虽然现在忘完了。 还有超mini的10号,可有人认识... 最早出现在我身边的两块板子,1号和7号,算下来10个 ......
wo4fisher 测评中心专版
【BearPi-HM Nano,玩转鸿蒙“碰一碰”】-4-HarmonyOS部分例程学习记录
本帖最后由 sun63312 于 2021-6-30 22:58 编辑 HarmonyOS部分例程学习记录 例程视频和PPT上讲解的都很详细,我仅仅记录一下我这边有点疑惑或者比较有意思的部分。因为时间关系没有把所有 ......
sun63312 ARM技术
想实现小车计程功能,要用什么元件来实现呢
想用51做小车计程,应该选什么元件以及按照什么原理能行得通? ...
shijizai 51单片机
音响设备静电产生与防护
1 静电及产生   静电是一种处于静止状态的电荷,是物体表面局部范围内电子或离子转移使正负电荷失衡而产生的。静电是一种电能,具有高电位、低电量、小电流和作用时间短的特点。物体之间产 ......
灞波儿奔 模拟与混合信号
cd4060
在proteus中怎么找cd4060?...
国峰 51单片机
有了线revfrom()后线程程序跑飞
void socketrcv(int sockfd) { int len; len=sizeof(dest_addr); printf("Wate for the date....."); revc_len=0; bzero(sdstr,PACKSIZE); printf("Wate for the date....."); r ......
大小姐 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2412  1821  1408  2592  1416  52  13  14  4  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved