电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA493M000DGR

产品描述LVDS Output Clock Oscillator, 493MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA493M000DGR概述

LVDS Output Clock Oscillator, 493MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA493M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率493 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WEBENCH设计大赛抽奖页面
激动人心的时刻到了,具备抽奖资格的网友,赶紧抽奖吧! 抽奖链接: https://bbs.eeworld.com.cn/TI/201307_webench/webench_choujiang.php 奖品设置: 一等奖:Kindle Fire HD 平板电脑 ......
EEWORLD社区 模拟与混合信号
SD卡的密码擦出
u8 param = { 0x6A,0x00,0x00,0x00,0x00,0x95} ; sdEnable(); SPIDelay( 1 ) ; SSPSend( param , 6 ) ; SSPReceive( &tmp , 1 ) ; SSPReceive( &tmp , 1 ) ; ......
26`87765 嵌入式系统
BLE与蓝牙科普
蓝牙4.0标准包括传统蓝牙模块部分和低功耗蓝牙模块部分。低功耗蓝牙是建立在传统蓝牙基础之上继而发展的,并有别于传统蓝牙模块。本文将科普低功耗蓝牙(BLE)的一些知识。说起蓝牙无线传输,大 ......
fish001 能源基础设施
恶劣的颠簸环境会影响工作频率吗?
问下大家,12M的晶振在颠簸的环境下能提供正确的时钟频率吗(会不会影响单片机的正常工作)?...
sniperjack 单片机
STM32在Keil创建工程的问题!!!!
我用的v3.0.0库!!!请大虾帮我看看哪里出问题了!!! 急急啊!!!!...
zhwjin27 stm32/stm8
在使用sensortile过程中,license的使用
1、在和其他的开发板过程中,遇到的一个问题就是license的使用。 在安装和使用的过程中,有一个申请证书的环节。那么分析一下这个原理。 2、首先需要确定的是这个license不是必须要申请的,只 ......
fyaocn MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2716  322  509  2832  2746  4  30  41  31  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved