电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB912M000DGR

产品描述LVDS Output Clock Oscillator, 912MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB912M000DGR概述

LVDS Output Clock Oscillator, 912MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB912M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率912 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

【推荐下载】开关电源基础知识 课程精华笔记下载
开关电源基础知识 课程精华笔记下载 开关电源基础知识(PWM与PFM) 开关电源基础知识(隔离与非隔离式) 117000 开关电源基础知识(同步与非同步) 116998 开关电源基础知识(效率与VOUT ......
nwx8899 模拟与混合信号
【开源】开发板上电教程——疯壳·开发板系列
目录 硬件连接 电池供电 USB口供电 注意: 硬件连接 做完全部的实验,需要有以下模块: WT手机开发板(手机主控底板+手机电容屏模块+FPC_30P排线+GSM天线); ......
fengke 51单片机
钳形高压电流表检测高压电流
征能ES1000高压钳形电流表,钳口直径50mm,测量范围0.1mA-1200A,配有伸缩式绝缘杆总长4米。方便,质量轻等特点。ES1000应用在变压器电流测量的一种方式。 一、测试项目(变压器进线电流) ......
gzznele 工业自动化与控制
SYSBIOS On-line Training视频教程+PPT
下载地址:https://download.eeworld.com.cn/detail/qinkaiabc/9158 本帖最后由 qinkaiabc 于 2013-3-20 12:56 编辑 ]...
qinkaiabc 微控制器 MCU
SMD802做成的日光灯驱动板装进铝壳,电流下降原因
方案及问题:SMD802 非隔离式做成的T8日光灯非隔离方案 装进日光灯铝壳容易引起电流下降; 多次实验 查明原因是由于其中的电感采用的是开放式的; 那样磁场容易被铝壳吸收;引起能量部分 ......
czf0408 LED专区
衰减网络计算
衰减网络计算...
frozenviolet 无线连接

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1415  2044  1982  1479  2663  29  42  40  30  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved