电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA576M000DG

产品描述LVDS Output Clock Oscillator, 576MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA576M000DG概述

LVDS Output Clock Oscillator, 576MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA576M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率576 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
F2407应用求助
我是个DSP的新手,我手里有个F2407的源程序,可我不知怎么在CCS中编译,它老是出错不知为什么 ...
lgy0610 DSP 与 ARM 处理器
关于WinCE5.0与VS2005????问题多多,来者有分!!!
1、从芯片供应商那拿到BSP包(及EBOOT程序),我怎样把这个BSP包移植到我的PB平台上并编译??希望能把整个过程说一 下,我用的是WINCE5.0,由于是刚接触,还不太会用。 2、对于以上平台我 ......
aluoqiang 嵌入式系统
什么是IPTV
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 ...
newlooking 消费电子
说说你对996的看法
409589 最近996突然成了热门话题。马云,刘强东,都开始向员工要求996。华为更是早就实行996了。马云说996的员工修来的福报。刘强东说不努力的人不是我的兄弟。 EEer们说说自己对996的看法 ......
高进 聊聊、笑笑、闹闹
EEWORLD大学堂----新一代计算机会自己编程
新一代计算机会自己编程:https://training.eeworld.com.cn/course/4684给我们讲讲机器学习是什么,它似乎是一个关键动力,驱动着很多让人兴奋的事,还有围绕着人工智能的那么多关注。机器学习 ......
老白菜 DIY/开源硬件专区
关于基尔霍夫电压定律的疑问
在基尔霍夫电压定律中,是这么说的: “对于任意一个集中参数电路中的任意一个回路,在任何时刻,沿该回路的所有支路电压代数和等于零。” 这个图中,直流对电容进行充电,在充电过程中, ......
secondlife110 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1297  895  840  2033  402  51  6  20  10  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved