电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7133LA25GGI

产品描述Dual-Port SRAM, 2KX16, 25ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, GREEN, CERAMIC, PGA-68
产品类别存储    存储   
文件大小154KB,共17页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7133LA25GGI概述

Dual-Port SRAM, 2KX16, 25ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, GREEN, CERAMIC, PGA-68

7133LA25GGI规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
包装说明PGA,
Reach Compliance Codecompliant
最长访问时间25 ns
JESD-30 代码S-CPGA-P68
内存密度32768 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
功能数量1
端子数量68
字数2048 words
字数代码2000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织2KX16
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子形式PIN/PEG
端子位置PERPENDICULAR
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
2K X 16 DUAL-PORT
SRAM
Features
IDT7133SA/LA
IDT7143SA/LA
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
High-speed access
– Military: 35/55/70/90ns (max.)
– Industrial: 25/55ns (max.)
– Commercial: 20/25/35/45/55/70/90ns (max.)
Low-power operation
– IDT7133/43SA
Active: 1150mW (typ.)
Standby: 5mW (typ.)
– IDT7133/43LA
Active: 1050mW (typ.)
Standby: 1mW (typ.)
Versatile control for write: separate write control for lower
and upper byte of each port
MASTER IDT7133 easily expands data bus width to 32 bits
or more using SLAVE IDT7143
On-chip port arbitration logic (IDT7133 only)
BUSY
output flag on IDT7133;
BUSY
input on IDT7143
Fully asynchronous operation from either port
Battery backup operation–2V data retention
TTL-compatible; single 5V (±10%) power supply
Available in 68-pin ceramic PGA, Flatpack, PLCC and 100-
pin TQFP
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
LUB
CE
L
R/W
RUB
CE
R
R/W
LLB
OE
L
R/W
RLB
OE
R
I/O
8L
- I/O
15L
I/O
0L
- I/O
7L
BUSY
L
(1)
A
10L
A
0L
ADDRESS
DECODER
11
I/O
CONTROL
I/O
CONTROL
I/O
8R
- I/O
15R
I/O
0R
- I/O
7R
BUSY
R
(1)
MEMORY
ARRAY
ADDRESS
DECODER
11
A
10R
A
0R
CE
L
ARBITRATION
LOGIC
(IDT7133 ONLY)
CE
R
2746 drw 01
NOTE:
1. IDT7133 (MASTER):
BUSY
is open drain output and requires pull-up resistor.
IDT7143 (SLAVE):
BUSY
is input.
JUNE 2018
1
©2018 Integrated Device Technology, Inc.
DSC 2746/15
有用过MAX3111E的大神吗?求交流
小弟最近在用这款芯片来实现SPI到SCI的转换,发送的时候没有问题,但是在接收数据时就会出现问题。比如PC机发送5个数据1,2,3,4,5 那么MAX3111E产生5次接收中断,但是读取出来的数据是00 01 02 ......
silence0574 DSP 与 ARM 处理器
FPGA设计的四种常用思想与技巧
本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得 ......
eeleader FPGA/CPLD
EEWORLD大学堂----Atmel软件框架(ASF)入门(上)
Atmel软件框架(ASF)入门(上):https://training.eeworld.com.cn/course/462更进一步了解Atmel软件框架,,一个产品源代码集合,如驱动、协议栈和触摸功能。学习创建项目,导入新驱动、DMA和中断 ......
dongcuipin 嵌入式系统
PCB抄板过程中反推原理图的方法 
怎样来进行PCB原理图的反推,反推过程有该注意那些细节呢?  1、合理划分功能区域  在对一块完好的PCB电路板进行原理图的逆向设计时,合理划分功能区域能够帮工程师减少一些不必要的麻烦 ......
方学放 PCB设计
U-boot下用tftp下载kernel,并加载kernel
本帖最后由 sdwuyawen 于 2014-7-20 14:04 编辑 S3C2416通过U-Boot启动后,U-Boot会自动执行bootcmd来加载内核。《君益兴开发板手册V2》第3.3.4节,把kernel烧写到nandflash的0x40000地 ......
sdwuyawen 嵌入式系统
简单的裸板程序编写问题啊..?求教..
我想把自己的一张320*240的图放到2440开发板上显示..可是发现我在把图转成*.c之后..在ADS里把代码复制到原来的图片代码那里取代了原来的代码位置..为什么make的时候会出现L62181E: error:Unde ......
3108009356 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2083  2886  1590  1620  673  25  10  12  17  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved