电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC630M000DGR

产品描述LVDS Output Clock Oscillator, 630MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SC630M000DGR概述

LVDS Output Clock Oscillator, 630MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC630M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率630 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于AM调制的问题
关于AM调制,是将输入信号与载波相乘,相乘之后,原来信号的频域信息就丢失了,只剩下时域的振幅信息被载入到了载波的振幅变化上,形成包络线,这个理解是否正确?还是说原来信号的频谱依然保留 ......
提拉米苏 模拟电子
利用RL78/G14在无线传感网中的应用
随着技术的发展,无线传感网技术越来越成熟,应用也越来越广泛。但是也存在诸多问题,其中传感节点的功耗问题就是现在所面临的一个瓶颈。若何降低单节点的功耗是当前传感网的一个研究热点。 ......
地瓜patch 瑞萨MCU/MPU
结构体、共用体、位段和动态链链表在AVR上的应用
结构体、共用体、位段和动态链链表在AVR上的应用 //双向动态链表应用头文件============================================================== //作者:LZL //E-mail:lzllong@126.com / ......
lzllong Microchip MCU
请问STM32的TRACECK,TRACED0~4这5个引脚是做什么用的?
跟FSMC的A19~A23复用。...
bluemaple stm32/stm8
Nand Flash 中ECC算法是它自带的还是要自已加上去呢?
我用的是SUAMNG的k9f1201的64M flash,看了手册,始终有一点没明白,ECC算法是它自已就带有的吗?比如说页写时,它内部作的校验工作是不是就是ECC算法,我们是只需读它状态位就好了还是要自己写ECC呢?...
faoxue 嵌入式系统
wince 烧制
怎样将将自己定制的Wince系统,用XFTP烧制到北京博创PXA270型号的开发板上,然后怎么设置blob才能进入到WINCE系统下...
toff 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 233  1591  2092  2779  2614  17  26  25  36  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved