电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA1393M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WA1393M00DG概述

CMOS/TTL Output Clock Oscillator, 1393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA1393M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1393 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430F5438的DCO怎么设置
DCO怎么设置,怎么知道频率是多少 ...
dageliu 微控制器 MCU
四层电路板的PCB设计
作者:韩洁琼 曾碧 余永权 李 泰 来源:单片机及嵌入式系统应用 发表时间:2007-07-19 摘要 详细介绍有关电路板的PCB设计过程以及应注意的问题。在设计过程中针对普通元器件及一些特殊 ......
蔡强人 PCB设计
驱动内训课件2010
懒得废话 想下就下 ARM_Linux 是系统开发 和 驱动开发的课件 还包括QT 和 SQLite 貌似一次发不上去啊 扫楼好了 等下啊 4个pdf 应该打包的 qq邮箱发送的的 倒 。。 一共有15讲 1000多页 十几 ......
zhanglu231123 嵌入式系统
又做个分立稳压器
205782 205783 这个电路用了两级放大作为误差放大器,两级射随输出。用TL431做基准,R3=R9就成为5V输出的。元件参数没有优化,焊PCB的时候觉得差不多就上了。实测压差在2V的时候(输入7V)性 ......
cruelfox 模拟电子
一个CAB安装包能不能实现安装完后接着自动运行一个EXE文件啊?
请问一个CAB安装包能不能实现安装完后接着自动运行一个EXE文件啊?EXE文件是外部调用的,比如是和CAB文件同一目录里...
核桃佳子 嵌入式系统
运放失调电压对输出造成的影响
1.单端供电的运放其输入为0时输出一般不为0,这个是由于失调电压造成的么? 2.如果是,修改运放的反馈电阻失调电压造成的漂移会发生变化么? 3.关于第二点我觉得是不会的,应为失调电压是运放 ......
dlcnight 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2833  550  837  902  1486  48  14  49  45  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved