电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA139M000BG

产品描述LVPECL Output Clock Oscillator, 139MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA139M000BG概述

LVPECL Output Clock Oscillator, 139MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA139M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率139 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
视频监控电源干扰 解决实例
小弟前一段时间做过一个项目。某厂办公楼8层,每层安装3台红外半球监看楼梯。 电源是一根220V到每层弱电间,每层加一个12V6A的开关电源。完工后发现几乎所有的画面都有横纹或S纹干扰。一开始也 ......
空气 工业自动化与控制
看别人写的多功能电子钟,觉得不错,分享
1,可以用来做电子钟 2,可以用做报警器(按P3.2时,用做报警) 3,可以用做闹钟(按P1.6时,用做闹钟) 4,可以显示星期 程序如下:#include #define uchar unsigned char #define uint unsigned ......
ma19920829 51单片机
求教:CCS资源
求教路过大侠:CCS都是从TI官网下的吗?我在官网下了最新的版本及稍前两个版本,安装过程都出现问题,我们安装环境如下: win7 64位系统,笔记本,安装在D盘自设目录,选择全部安装。 本 ......
viseng 微控制器 MCU
BIG GOD们活动啦
求一个产生任意波形C51格式代码的软件。。。。。。WaveDataWnd有谁会用这个软件不。。。。。...
tanfeng193 微控制器 MCU
Modelsim se 10.4报错
本帖最后由 duqiheng861110 于 2017-4-30 23:02 编辑 Modelsim se 10.4报错 什么意思啊 有人知道吗 ...
duqiheng861110 FPGA/CPLD
蜂鸟E203RISCV处理器采用自定义汇编指令和NICE总线对协处理器内存进行读写控制思路
分享的是基于蜂鸟E203内核的SoC设计中,主机通过NICE总写队协处理器内存及寄存器的读写控制思路。 在我们的作品中通过指令的funct7段定义了如下两条自定义汇编指令: lkram从蜂鸟E203 ......
火辣西米秀 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2492  327  2876  919  842  45  38  5  46  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved