电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB931M000BG

产品描述LVPECL Output Clock Oscillator, 931MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EB931M000BG概述

LVPECL Output Clock Oscillator, 931MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB931M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率931 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
直播回顾:助力“双碳”目标 — ADI 智能工厂方案
直播时间:9 月 28日(周二)上午 10:00-11:30 直播主题:助力“双碳”目标 — ADI 智能工厂方案 观看回放:点击观看 直播资料:点击查看 问答汇总: ......
EEWORLD社区 工业自动化与控制
TC358778XBG,RGB转MIPI DSI,1920*1200,多用于行车记录仪,后视镜
TC358778XBG是一颗将RGB信号转换成MIPI DSI的芯片,最高分辨率支持到1920x1200 778目前大量应用于后视镜,行车记录仪,警用执法仪,医疗器械等,在全志,灵通,杰里,安霸,M-Sta ......
Rui18124567334 工业自动化与控制
超声电机驱动控制器
:)谢谢:)...
LDZ84 DSP 与 ARM 处理器
共模电感听过很多次,但是什么原理你们真的懂吗?
作者:一博科技高速先生成员 黄刚 共模电感,我们更多的会在通讯类的产品中看到,普遍存在于接口的应用中,例如USB,PCIE,HDMI等接口。从它的名字大家肯定知道,它的作用是与共模阻抗是有关 ......
yvonneGan PCB设计
大家谈谈自己的学习历程,和方向???
这么多年来,总是为自己的发展方向和学习感到迷惑。我想大多数人都有和我一定的感觉吧?不知道大家能否愿意谈谈自己的的学习历程和将要发展的方向???...
zhaojun_xf 单片机
关于verilog的几点疑问
1、请问verilog中: 1)4'h9,4'd9有什么区别? 2)4'd1,4'h1,4'b1又有什么区别? 我在写程序的过秤中经常遇到熟知的问题二相当的头疼。 依照老师的说法:1)中,4'h9指的是用四位二进制数表 ......
number007cool FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1078  2379  771  2723  2355  11  23  42  22  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved