电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA255M000BG

产品描述LVPECL Output Clock Oscillator, 255MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA255M000BG概述

LVPECL Output Clock Oscillator, 255MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA255M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率255 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
现在发帖是不是不支持批量上传图片了
现在论坛发帖好像一次只能传一张图片,图片比较多的时候就不太方便。记得以前是可以批量上传的,一次可以选多个文件后一起上传。 ...
dcexpert 为我们提建议&公告
STM32在未烧程序之前一直复位,无法下载程序
最近公司帮做了一个变频器的方案。做板40张,我司做了41张。在程序什么搞定后,就来调试,其实调试 很顺利,40张样板张有那个3 或4张控制板有问题,其中两张板问题找了一天那样才发现。可能是 ......
suse_lj stm32/stm8
关于发送FIFO的中断问题!
按照周立功关于基于外设驱动库的例程和它里面的解释,假如我设置发送FIFO的深度为2/8,那么在FIFO里面的数据剩下到2个的时候(应该是4个字节吧?不过这没有什么关系)产生中断,然后在中断函 ......
eeleader 单片机
好消息!是德科技上海开放实验室招聘实习应用工程师
是德科技相信大家比我熟悉,刚刚看到是德科技上海开放实验室招聘实习应用工程师的好消息,如果你刚好想找一份实习工程师的工作,就过来试一试吧! 职位:是德科技开放实验室实习应用工程师人数 ......
eric_wang 求职招聘
求cxa1019资料
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 有没有哪位高手有CXA1019的详细资料的,请传我一份,网上的资料太简略了,谢谢了 ...
wqs001 电子竞赛
MSP430晶振布局要领,有图哦
34536 34537...
fish001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2225  2292  892  2217  238  13  1  38  20  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved