电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA737M000DGR

产品描述LVPECL Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RA737M000DGR概述

LVPECL Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA737M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率737 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
北京威盛logic面试
北京威盛logic面试(11-12)zz rickyice 发表于 2006-11-10 10:26:00昨晚接到的通知,今天下午两点到汇众大厦面试,本来下午有中兴的面试的,没办法去了,一点从知春路坐城铁出发,20 ......
sky1111 DSP 与 ARM 处理器
【IMMC-DIY激光雕刻机】-必看:安全操作说明
虽然这是一个DIY项目,但是使用到了激光模组,所以请大家一定小心注意安全避免激光直射或者反射到眼睛及其周围区域。 下面对   本次项目DIY激光雕刻机,因为会在纸张,木头,塑料,织物 ......
kejoy DIY/开源硬件专区
怎么从新手学好Protel DXP 2004
怎么从新手学好Protel DXP 2004,请各位高手指点...
wuyouxuanwen PCB设计
DriverStudio驱动程序开发的例子中的LinkTo是什么意思
DriverStudio开发驱动程序的例子中的LinkTo是什么意思? 知道的大师可否给讲讲? 不胜感谢. Email: juliet_88@sina.com...
天天雨 嵌入式系统
IPTV“圈地”
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 IPTV燎原前夜的新“圈地”运动 2006-7-21 百亿市场待启动 IPTV是网络电视的简称,所谓网络电视是指用户可以通过互动点播的方式选择电视 ......
hkn 消费电子
大家帮我看看哪个简单
滤波反投影算法的研究与实现和基于fpga的存储器容错结构设计与实现哪个简单 设计选的 给下看法...
最爱520 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1540  946  2464  1499  1596  9  24  51  48  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved