电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA806M000DGR

产品描述LVPECL Output Clock Oscillator, 806MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA806M000DGR概述

LVPECL Output Clock Oscillator, 806MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA806M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率806 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
USB转串口不能实现相关功能??
我在用USB转串口时为什么,显示在下载部分为,请给MCU上电.....这是为什么那,是我串口问题还是我的电路版有问题那.我的板子已经用很久了没有问题啊??请大家解答以下???谢谢!!!...
liuqinkkk 嵌入式系统
好运共分享~LM3S811试用心得~~~~~
不好意思啊发晚了,其实这两天一直在整理,昨天终于弄完了,所以说写的时间跨度比较大,开始的几行其实是好几天以前的了...大家将就看看吧:loveliness:------------------------------------我 ......
anqi90 微控制器 MCU
【是德征文】我遭遇了地弹,末尾吐槽!
本帖最后由 5之蒲公英 于 2017-3-30 10:03 编辑 之前遇到单片机A/D采集电压不稳的情况,A/D采集数据显示在两个数值之间跳动,有 了问题就得解决啊,先用万用表快速测量功能测量A/D采样的 入 ......
5之蒲公英 测试/测量
一本关于光耦的书
一本关于光耦的书...
tonytong 电源技术
TI 无线连接之蓝牙TM 用户开发手册
509610 509608509611 ...
Jacktang 无线连接
【资料分享】电子工程师必读书籍
附件比较大,上传至百度网盘链接:https://pan.baidu.com/s/1LXW_bbj3xP0HLNv-KcYGyg 提取码:yn1b 《晶体管电路设计》作者:铃木雅臣 《晶体管电路设计》是“实用电子电路设计丛书”之 ......
阿七七 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 618  1443  1803  1590  1485  34  27  4  39  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved