电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB638M000DG

产品描述CMOS/TTL Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KB638M000DG概述

CMOS/TTL Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB638M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率638 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
找兼职人员做个项目:LED点阵
LED点阵需求: 本项目包括三部分,10cm大小的电路板上,要求有10*10的LED点阵, 每个LED灯的亮与灭可以单独控制,控制电路可以接收PC机的数据来控制LED点阵的亮与灭,从而通过LED来显示各 ......
cocow0222 求职招聘
论坛界面改版了,有点不习惯
今天发现论坛界面风格改版了,有点不习惯,还是感觉喜欢之前界面风格。有可能是习惯适合的过程吧 ...
yanbao 聊聊、笑笑、闹闹
买了Lanuch Pad的同学们,一起来看视频教程吧。有下载的。
MSP430 C语言 视频教程 http://www.verycd.com/topics/2765392/ 用迅雷或者电驴都可以下载。 视频教程讲得不错。我看了二个片段了。 全看完应该有十几二十小时吧。...
smallbird 微控制器 MCU
车载图像传输- FPD-Link3 资料
车上总线有名的 LIN, CAN, Flexray,--- 传图像,带宽不够 Ethernet AVB 目前用它来传图像 速度和费用 算下来不划算 FPD-Link3出现,解决了这一矛盾。 ...
5525 汽车电子
X86平台设置为HIVE的注册表老是启动不了?
按照网络上的方法设置HIVE注册表,但是老是启动不了,我后来又试了下,发现只要在Catalog中将HIVE组件加进去,其他的都不用做就已经进不了,这是什么问题?...
wutieying 嵌入式系统
电源管理已经成为越来越重要的设计挑战
功率半导体器件是国内企业关注的重点 一方面,随着消费电子产品、移动通信产品等功能的日益多样化,电源管理已经成为越来越重要的设计挑战; 另一方面,随着功率器件技术向大功率、高电流 ......
雪山飞狐 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 502  358  2881  1764  576  7  45  19  38  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved