电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC903M000DG

产品描述LVPECL Output Clock Oscillator, 903MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC903M000DG概述

LVPECL Output Clock Oscillator, 903MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC903M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率903 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EVC 下 CButtonST 类 失去焦点闪烁问题
从网上 down 了一个 CBottonST 类测试的时候发现 ,按钮失去焦点的时候会闪一下?谁用过这个按钮?这个问题是怎么解决的呢?急!!!!!!!!!!!...
happy0104 嵌入式系统
收到板子了 报道
收到板子了 感谢瑞萨、感谢eeworld 最近工作比较忙 下一步要开始倒腾了 上个图 211138 ...
shenfengguai 瑞萨MCU/MPU
ADC的一个想法,大家看能否实现。
已知条件: 1、我用的是stm32f103vct6 的内部ADC ,外接了一片SPI FLASH M25P64, 做数据存储; 2、我的目的是做持续的ADC转换并保存,ADC的转换频率为2K; 3、M25P64的页编程时间为1.4m ......
zxd10000 stm32/stm8
特申请板子试用
公司大多项目需要使用FPGA及CPLD,最近有项目需要更高端FPGA,所以想先申请试用一下。新项目需求将在2月内进行,所以还希望能在最近试用。邮箱:zqs0394@126.com...
zqs0394 FPGA/CPLD
找一ARM,带3个SPI或以上,最好有4个
3SPI同时工作,最好都支持DMA,独立的中断,接AD,第4个SPI只是用来接存储器,如果没有第4个则可以IO口模拟。...
jackychao stm32/stm8
请教arm7和arm9冯氏结构和哈佛结构的区别具体表现在哪里?
据说冯氏结构和哈佛结构的最大区别就在于,哈佛结构是指令和数据分不同的存储器存放并且可以并行访问。 请问分不同的存储器存放是什么概念? 难道编译出来的代码,会分成2个部分?并且下载到 ......
huangzucheng ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1484  2321  1100  1498  1429  56  2  37  49  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved