电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB1057M00DG

产品描述LVDS Output Clock Oscillator, 1057MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BB1057M00DG概述

LVDS Output Clock Oscillator, 1057MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB1057M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1057 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
FPGA与数字信号处理
FPGA与数字信号处理 本帖最后由 白丁 于 2013-5-23 20:59 编辑 ]...
白丁 FPGA/CPLD
有關於LPC1768觸控的問題
請問各位先進 我ㄧ直在尋找有關 1768 觸控的程式例程 但一直都找不到 不知道各位先進是否有 NXP1768的觸控例程 供小弟我學習 謝謝...
spring65721 NXP MCU
PFM与PWM的技术总结
做电源设计的应该都知道PWM 和PFM 这两个概念 开关电源的控制技术主要有三种: (1)脉冲宽度调制(PWM); (2)脉冲频率调制(PFM); (3)脉冲宽度频率调制(PWM-PFM). PWM:(pulse width modul ......
qwqwqw2088 模拟与混合信号
PLC编程求助
现有4台水泵,由5各液位控制,低液位停泵,液位1启动1台泵,液位2在启动一台泵,依次启动,当水位下降至启动液位的下一液位停止一台泵。要求水泵轮流启动,即第一次启动1#,第二次启动2#,以此 ......
eeleader-mcu 汽车电子
位置伺服系统的结构和原理
位置伺服系统应用很广,例如数控机床中的两个进给轴(y轴和z轴)的驱动;机器人的关节驱动;x-y记录仪中笔的平面位置控制;摄、录像机的磁鼓驱动系统;至于低速速率控制或对瞬时转速有 ......
tianshi227 机器人开发
蓄电池容量控制法和新型太阳能路灯控制器
蓄电池容量控制法和新型太阳能路灯控制器 274476 274477 ...
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2861  1443  214  425  1827  49  56  39  6  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved