电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC85M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 85MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WC85M0000DGR概述

CMOS/TTL Output Clock Oscillator, 85MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC85M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率85 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
中秋节日快乐!
:victory:到中秋正日子了!祝大家中秋快乐!阖家安康美满!...
okhxyyo 聊聊、笑笑、闹闹
DCDC模块电源滤波的问题
注意:DCDC模块要注意电源滤波的问题,尤其在AD和传感器供电电路中 使用的金升阳的WAR0512S-3WR2模块,如下图,没有加LC滤波电路http://img.blog.csdn.net/20140111220356484?watermark/2/text ......
Aguilera 模拟与混合信号
锁相环频率合成器(锁相成功)
锁相环频率合成器:(步进125K) 在32——32.5Mhz 40-40.625Mhz 48-75Mhz 56——56.875Mhz 64——65Mhz 72——73.125Mhz 。。。 可以锁相并能步进调节,,,而在32.5——40Mhz之间一直 ......
xiayuandong 电子竞赛
PSpice_-_Model_Editor_系列介紹_(III)
PSpice_-_Model_Editor_系列介紹_(III)...
安_然 Microchip MCU
DDS频率合成器和信号发生器是同一个概念吧?
DDS频率合成器和信号发生器是同一个概念吧? 可以理解成用编码形成不同的数字 ,不同的数字对应不同的输出信号?那跟数模转换器也是类似啊?DA转换!不同的编码对应不同的信号幅度、相位、 ......
QWE4562009 分立器件
电子信息工程毕业 都是怎么找到自己从事方向的
电子信息工程毕业一年了,出来工作不懂硬件电路还分那么多种,当年投简历也是哪一家要我就签了合同进去工作了,现在工作一年了,觉得有点迷茫,现在的工作基本上就是按照上级的意思改下板子, ......
TANGHONGXI 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1585  144  1890  1074  589  18  9  15  42  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved