电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC562M000DGR

产品描述LVPECL Output Clock Oscillator, 562MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC562M000DGR概述

LVPECL Output Clock Oscillator, 562MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC562M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率562 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【晒经典】家电之剃须刀
本帖最后由 dontium 于 2015-1-23 13:23 编辑 第一个: 70878 第2个: 70879 第3个: 70880 4.剃须刀用充电器电路图 70881 ...
常见泽1 模拟与混合信号
问一个关于PCLK1和PCLK2的问题
大家都知道PCLK1最大36MHz,PCLK2最大72MHz,那么想问一下,1。这样的原因是由于制造的时候刻意这么做的,还是由于其他问题而不得已这么做的。2。如果这俩个使用相同的频率或者PCLK2<PCLK ......
zoloq stm32/stm8
stm32usb
香主帮帮忙吧:我用万利199板,demo利程能运行,但不能放断点,移植到自己程序,出现下面问题.程序在demo板上运行.voidMASS_init(){...../*USBinterruptsinitialization*//*Waituntildeviceisco ......
yf19860114 stm32/stm8
检测P3.4低电平很快,但是检测P3.4高电平却要等几秒,求可能思路
功能:检测P3.4的电平信号,高低电平各作出相应的动作 问题: 检测P3.4低电平很快,但是检测P3.4高电平却要等几秒,求指导思路,有什么可能性,单步调试的时候是很正常的走,但是全速运 ......
火火山 微控制器 MCU
电子密码锁——硬件设计
电子密码锁——硬件设计...
tonytong 单片机
帮看下 ERROR 193是何错误
我用EVC+模拟器开发的,模拟器安装了中文包,LoadLibrary导入DLL出错。 用GetLastError得到的错误码为193,但FormatMessage后用MessageBox弹出在模拟器中错误信息显示怎么还是“口 口 ”乱码啊 ......
gzmslinzy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2295  925  723  701  2413  12  55  51  40  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved