电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB143M000DG

产品描述LVDS Output Clock Oscillator, 143MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BB143M000DG概述

LVDS Output Clock Oscillator, 143MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB143M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率143 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
wince下调用dll
在wince下怎么调用dll? 我有vc下的一个.dll,.lib,.h文件,在wince的程序里编译通过。 同时在模拟器里已经加了dll文件。但是运行的时候总是显示没有找到某个元件。 请问dll的调用和.lib一致吗 ......
hxf666 嵌入式系统
lm3s8962上的RT-Thread连载——Finsh shell的基本使用
RT-Thread Shell实验1 Finsh的基本使用 实验目的: ² 了解RT-Thread的命令行工具Finsh Shell组件 ² 掌握Finsh Shell的基本使用方法; ² 掌握使用Finsh Shell观察RT-Thread内 ......
shaolin 嵌入式系统
详细的舵机资料大全
本帖最后由 paulhyde 于 2014-9-15 03:22 编辑 ...
嘉懿 电子竞赛
【转帖】深入解析STM32_USB-FS-Device_Lib库(V3.1.0)
深入解析STM32_USB-FS-Device_Lib库(V3.1.0) 基于STM32 的USB程序开发笔记,写的挺不错,与大家分享 开发笔记1.rar (1.94 MB) 下载次数:454 2010-8-27 09:48 ......
kuangql stm32/stm8
MP1584EN经常烧芯片怎么办?
MP1584EN上电有一个尖峰电压,经常烧后面单片机,电路是照MP1584的手册画的,怎么改善呢? ...
sky999 PCB设计
AB PLC-5/60 25针转9针走dse协议
AB PLC-5/60 25针转9针走dse协议,请教各位高手怎么实现?...
lzj000008 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 475  2912  1727  1064  1562  14  11  31  49  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved