电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA631M000DGR

产品描述LVDS Output Clock Oscillator, 631MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA631M000DGR概述

LVDS Output Clock Oscillator, 631MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA631M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率631 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问lm3s8962的MAC地址如何写入,写入后能否修改?
请问lm3s8962的MAC地址如何写入,写入后能否修改?...
ssawee 微控制器 MCU
电能质量
背景 电能质量问题的提出由来已久,在电力系统发展的早期电力负荷的组成比较简单,主要由同步电动机、异步电动机和各种照明设备等线性负荷组成,因此衡量电能质量的指标也比较简单,主要有频 ......
qwqwqw2088 模拟与混合信号
请问计算机如何把数据传输给显卡的?程序员如何提取这部分数据?
如题: 请问计算机如何把数据传输给显卡的?程序员应该如何提取这部分数据?...
qazwsx123 嵌入式系统
EEWORLD大学堂----高大上的无叶风扇原来自己也能动手做
本帖最后由 量子阱 于 2016-12-6 14:02 编辑 戴森无叶风扇看起来很酷有没有,想拥有却被昂贵的价格吓跑有没有{:1_122:} 不如跟着视频自己动手DIY一台粗来{:1_102:} :视频链接:https://train ......
量子阱 DIY/开源硬件专区
如此出错是何道理?
看28X DSP的例子Ramfunc段 从FLASHD段copy到RAMH0段 ramfunc: LOAD = FLASHD, RUM= RAMH0, LOAD_START(_RamfuncsLoadStart), LOAD_END(_RamfuncsLoadEnd), ......
chn369 模拟与混合信号
速问3V逻辑接口可以给3.3V逻辑信号吗?
ADC 数字接口兼容1.8V/2.5V/3V/5V,可是单片机是3.3V数字信号输出。 以前没注意,ADC的VIO和数字信号线都直接给3.3V,也没怎么着,这样会出什么问题吗?谢谢!...
jelly_bessie 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1747  1477  324  2195  1375  52  10  32  7  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved