电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA347M000DGR

产品描述LVDS Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FA347M000DGR概述

LVDS Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA347M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率347 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ring3 ring0切换问题
我想知道比如我调用的ntdll.dll 中的ZwOpenFile 到执行ntoskrl.exe中的NtOpenFile经历的过程。是先转到SSDT表然后执行ntoskrl.exe中的ZwOpenFile然后再进入内核(又进一次??)执行ntoskrl.exe ......
forhelp 嵌入式系统
买东西E金币不够求助!
买东西E金币不够求助! 想用E金币在京东买东西,少40元,想问问谁转40个E金币给我,我支付宝转帐给你40¥ ...
蓝雨夜 聊聊、笑笑、闹闹
A∕D、D∕A转换器接口技术与实用线路
1.1 模拟输入/输出系统 1.1.1 模拟量及其量化 第1章 绪论 1.1.2 采样过程 1.1.3 采样定理 1.2 数据转换器 1.2.1 数据转换器的种类 1.2.2 数据转换器发展趋势 2.1.1 模拟开关的特性 2. ......
qwqwqw2088 模拟与混合信号
功率效率促进电子创新
高效使用功率是电子设备设计的核心。 从 5G 基站、相位阵列天线、数据中心和车辆到平板电脑、智能手机和可视门铃,设计人员清楚,更小、更智能、更可靠的电源管理是能够在竞争中脱颖而出的关 ......
兰博 无线连接
记得在设计滤波器的时候用到过这个软件
之前是装不了正版GENEXIS,就用了这个,用它提供的电路,然后拿去到RF SIM99里面模拟修改。...
paopaovirus 无线连接
基于labview的通用串口调试程序,绝对可用!
基于labview的通用串口调试程序,绝对可用!...
天天向上 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 736  1674  781  1133  480  41  10  42  52  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved