电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC102M000DG

产品描述CMOS/TTL Output Clock Oscillator, 102MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC102M000DG概述

CMOS/TTL Output Clock Oscillator, 102MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC102M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率102 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
唐骏的秘密:我从最后一名开始
身为中国第一职业经理人,唐骏却说他的人生没有奇遇,也不曾走过任何捷径。 “如果我可以成功,你为什么不可以?” 当年,我进入微软时,只是一个写源代码编软件的普通工程师。看到和微 ......
向农 工作这点儿事
macbook罢式键盘不完全修复记 暨嵌入式开发瞎想(回贴送芯币)
日前 老婆大人把我训斥了一顿 “看尔 破电珠算脏若此 清而洁之” 既然娘娘有旨 咱得有则改之 遂直奔秀伯麻街头(SuperMaket) 见一色白绵软之物 约宽寸许 阔寸余 招来店伙 “此乃 ......
blacksword ARM技术
关于运算放大器的分类的疑问
本帖最后由 5之蒲公英 于 2016-5-7 21:51 编辑 在adi官网看到运放分类, 238953 238955 最近要弄一个电容传感器的输出调理,用到差动放大器,但是在adi官网看到的是全差分放大器和单端 ......
5之蒲公英 ADI 工业技术
WINCE5.0 多址广播WSASocket创建失败?
首先说下,我的WINCE系统是支持WinSock2的,可以用WinSock2库的函数,在我的程序中想要创建多址广播套接字 创建函数:SOCKET WSASocket( int af, int type, int protocol, LPWSAPR ......
wsongy 嵌入式系统
感慨
哎,还是一无头绪,头疼!ARM不好学,,,,谁能帮帮我啊...
ARM嵌入式 聊聊、笑笑、闹闹
放假了 塞满你的电纸书/平板吧
转载转载转载转载转载转载 解压密码 : a123654(还是别下载了,下载了你也不会看的) 00 - C语言 《C程序设计语言(第二 ......
邦bang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1055  2600  1611  1846  435  58  51  5  18  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved