电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB701M000DGR

产品描述LVPECL Output Clock Oscillator, 701MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB701M000DGR概述

LVPECL Output Clock Oscillator, 701MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB701M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率701 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
宽带天线阻抗匹配网络的设计
天线作为发射或接收电磁波的设备,匹配的好坏直接影响天线的驻波比(SWR)和夭线的效率,甚至决定着天线的成败.实频法是优化宽带匹配网络的一种有效方法.该方法先将待设计的匹配网络用它的阻抗 ......
Jacktang 无线连接
在AD09中怎样把多个原理图导入到(生成)一个原理图库中
我用AD9选择Design/Make Schematic Library只能一张原理图生成一个原理图库,怎么样可以把3张原理图导入到(生成)一个原理图库中,谢谢 ...
二维码 PCB设计
低价出 原厂 lm3s8962,c2000,nuc140
转让一下闲置开发板 1. ti lm3s8962 原厂单片机开发板一块,只跑过一个程序。 50元。 2. ti tmx320f28035 原厂dsp 开发板 一块,未使用。 50元一块。 3. 芯唐 nuc140 开发板 一块 ......
tan0701 淘e淘
MSP430 ADC 采样
请教下,使用内部基准2.5V,MSP430F2272 在 LPM3模式下进行ADC转换,AD转换结果跟正常模式下不同,是哪里的问题 eeworldpostqq...
Turtle 微控制器 MCU
关于有源晶振的负载问题
我看大部分CMOS输出的有源晶振的资料上都写着要接一个15pf负载电容,如果不接这个负载电容的话,会不会有什么影响的? ...
fdingy 模拟电子
keil平台编译的问题,谢谢
在keil uvision3平台下便宜rtx51tny下面的例子程序时总是出现下面的问题,不知道是什么原因,请师兄们帮忙谢谢。 --- Error: can't execute 'D:\Keil\C51\BIN\C51.EXE'...
gl417270208 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2744  2120  2639  2810  2815  4  20  47  2  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved