电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC324M000DGR

产品描述LVDS Output Clock Oscillator, 324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SC324M000DGR概述

LVDS Output Clock Oscillator, 324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC324M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率324 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
在WINCE60里面增加了RIL组件,RIL也被加载了,但在AP里面调RIL_Initialize( )接口,怎么老是报数据异常呢?为什么?AP不能调RIL接口
在WINCE60里面增加了RIL组件,RIL也被加载了,但在AP里面调RIL_Initialize( )接口,怎么老是报数据异常呢?为什么?AP不能调RIL接口?...
lyb358 嵌入式系统
这边一个阈值比较电路有些问题
图中电路不加R27的时候,无法输出高电平,灯一直亮,加了R27,就好了,什么原理? ...
西里古1992 模拟电子
电赛仪表类的ad芯片选型问题
第一次参赛不太懂,听说今年的趋势是趋向高频的,可能要达到100M,那想问下有哪些高速ad芯片可以推荐下的?...
kevinyu620 电子竞赛
各种传感器电路
本帖最后由 paulhyde 于 2014-9-15 03:05 编辑 各种传感器电路 做竞赛有用 备着吧 47452 ...
dtcxn 电子竞赛
华为mate8拆机更换屏幕
感谢同事提供手机:congratulate: 如果你的手机还在保修期内,自行拆机就意味着你放弃了保修。 拆机有风险!拆机有风险!拆机有风险! 拆电子产品如果没有防静电手环最好戴一个橡胶手套防止产 ......
eric_wang 以拆会友
CubeSuite+让Code Generator真正回归
本帖最后由 ceozxy 于 2014-8-9 17:01 编辑 使用RL78评估板的一点经验分享给大家:pleased:,拿到瑞萨的RL78评估板后,开始急切的想对这款MCU做一下体验。首先是安装CubeSuite+集成开发环境, ......
ceozxy 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1765  2012  821  2453  848  36  41  17  50  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved