电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB665M000DG

产品描述LVPECL Output Clock Oscillator, 665MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EB665M000DG概述

LVPECL Output Clock Oscillator, 665MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB665M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率665 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教问题
各位大侠: 我系一菜鸟~~~有一个问题想请教: 我的问题如下: 一个输入电压-10V~+10V,精度在0.01V,当在输入为-0.05V到+0.05V时(这个电压可调,最好能调整到正负0.1V),要求输出0V ......
ladliu 模拟电子
纯硬件的交流恒阻负载与INA相关问题
588528 如上图所示,输入电压分压后进OP同相端,给定电阻值与采样回来的电流值I相乘,与实际电压做差,可以得到一个恒定电阻。 我的总体思路没有问题吧? 现在几个细节问题: 1.直 ......
呜呼哀哉 模拟电子
[FS-IR02 + D1CS-D54] - 1:装配(独特的线色 + 独特的标注)
本帖最后由 MianQi 于 2021-8-27 08:13 编辑 传感器已经搭载上了: 559818 并且,按照之前的经验焊接了两个转接板: 559820 对照了pdf,才发现了问题。 独特的线色 - ......
MianQi 传感器
100万次模拟计算世界杯赛果 高盛预测这支国家队夺冠
6月14日,四年一次的世界杯拉开帷幕。“2018俄罗斯世界杯”开赛数天以来,几支夺冠热门队伍均表现平平,接连爆冷。不过对于不少铁杆球迷来说,就算熬夜爆肝也不想错过这一场接一场的足球盛宴。 ......
高进 聊聊、笑笑、闹闹
为您的应用寻找合适的“Goldilocks”电压基准
您需要一个电压基准,但您不确定如何选择最适合您应用的基准。那么您来对地方了!在这篇博文中,我将讨论一些关键的电压基准参数,并基于您的应用帮您权衡这些参数,以寻找到“刚好适合”您应 ......
maylove 模拟与混合信号
这是二维码吗?怎么玩的.
203213 型号也不太清楚. ...
cl17726 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 390  2292  1537  1225  579  20  44  2  50  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved