电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB635M000DGR

产品描述LVDS Output Clock Oscillator, 635MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SB635M000DGR概述

LVDS Output Clock Oscillator, 635MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB635M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率635 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
找不着函数imp_DoDragDrop
出错信息: buddywindow.lib(listview.obj) : error LNK2019: unresolved external symbol __imp_DoDragDrop referenced in function "protected: int __cdecl CMSBLListView::BeginDrag(struc ......
yangyali314 嵌入式系统
【颁奖礼】参与 Cyclone V 答题,赢精美礼品活动名单公布!
感谢大家对Cyclone V 答题活动的热情参与和支持!:victory: 本活动参与的人数将近500,根据大家的答题情况,及先到先得的原则,我们评选出一等奖15名、二等奖25名、三等奖60名。 ......
EEWORLD社区 FPGA/CPLD
能源之星医疗电源
能源之星(Energy Star),是一项由美国政府所主导,主要针对消费性电子产品的能源节约计划。能源之星计划于1992年由美国环保署(EPA)所启动,目的是为了降低能源消耗及减少发电厂所排放的温室 ......
linkage 医疗电子
128点FFT的Verilog实现源码
这里提供了128点FFT运算的Verilog实现的源码,测试可运行,有兴趣的朋友可参考下。 https://download.eeworld.com.cn/download/ghost068/551142 ...
快羊加鞭 下载中心专版
avr 32下载后不运行,怎么和PD7有关
大家好,我的AVR 32程序下载完后部运行,PD7给低电平后(维持低或者高)程序运行正常 是什么原因?...
xurids Microchip MCU
上传一本收藏很久的书
好几年前收藏的书,受益匪浅!也希望对大家有所帮助!...
Sonix 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 787  1328  1078  811  37  53  27  33  26  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved