电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB325M000DG

产品描述LVPECL Output Clock Oscillator, 325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB325M000DG概述

LVPECL Output Clock Oscillator, 325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB325M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率325 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我想找一篇最优化方法里面其中一种方法的论文
我想找一篇最优化方法里面其中一种方法的论文,希望大侠能够帮忙,参考一下,最近在学最优化方法。 如有不当还请海涵。...
emailli 嵌入式系统
RTX51使用指南!
呵呵!一个RTX51的中文使用指南!!!!!...
yuxitianya 51单片机
AM335x 输入阻抗的公式问题
109673 在 AM3359 的 Datasheet 中,看到输入阻抗的计算公式,有个疑问,如图所示,这个公式应该是A呢?还是B 呢?...
chaochao DSP 与 ARM 处理器
STM32助您轻松迈入32位单片机的世界/STM32-SKRMB138
2008-0515批量供货******************************一、寻找全国各地电子市场代理零售商,包括芯片零售和开发工具代理销售等,有意向请联系我。mxchip@163.com二、目前接受预订:http://www ......
chipsos stm32/stm8
【EEWORLD第二十八届】2011年07月社区明星人物揭晓!
    感谢大家为论坛的辛苦付出,在这里评出一些7月份奉献比较突出的朋友!7月优秀版主 论坛ID 所负责版块 获奖理由 所获奖品leang521  单片机 1、积极 ......
EEWORLD社区 为我们提建议&公告
关于片内64K程序与P2口
初次接触51,程序,数据,和IO空间没有分开,复用了,有点疑惑,对于AT89C51ED2这款MCU,使用其片内64KROM时,对P0,和P2口有什么限制,也就是说用了64k程序空间后,我还可以把P0,和P2口用于I/0口 ......
majuncheng 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2455  2336  1618  420  52  18  4  30  11  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved