电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC1342M00DG

产品描述LVDS Output Clock Oscillator, 1342MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NC1342M00DG概述

LVDS Output Clock Oscillator, 1342MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC1342M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1342 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
射频天线怎么调好啊!
最近在调刷卡天线,不知道怎么就是刷卡距离很近,还有就是近距离不傻,远距离刷卡?谁知道怎么调的吗? ...
szj525 PCB设计
MCU软件工程师与MCU硬件工程师招聘,工作地点在深圳南山西丽凯达尔大厦
深圳市道一信息科技有限公司是专注电子信息领域技术研发和产品应用拓展的综合型科技企业。公司总部位于深圳南山西丽凯达尔大厦,在美国、韩国设立有区域营销和应用支持中心,制造和服务基地位于 ......
jacktaurus 求职招聘
2440 wince 5.0移植到wince6.0
谁做过2440的wince 5.0的bsp移植到wince6.0? 我有个2440的板子,想把5.0换成6.0。该怎么移植,大家给点意见...
Prefer 嵌入式系统
CCS 5装好不能用,求各位大虾帮帮忙啊
装好之后打开选途径,该了下就出现第二幅图,打不开,不能用...
puyangang 微控制器 MCU
关于基站并发服务数量的问题
看到一资料中说: NB-IoT应用中的常见误区及注意事项 问客户甲:我听说是超大容量,单基站最多可以让5万个设备一起工作。 答OneMO精灵:这里所说的5万个设备容量是指设备深度 ......
一沙一世 无线连接
LPC1500体验+Hello EEWorld!
本帖最后由 ddllxxrr 于 2014-7-30 09:58 编辑 这个我认为是选择mbed的好处啦。为什么呢,不用看手册,不用去构思,拿来主义,只两句话两板线就可实现串口通讯。 少费话,上程序! # ......
ddllxxrr NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1476  998  591  1590  447  30  21  12  33  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved