电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB1269M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DB1269M00DGR概述

CMOS/TTL Output Clock Oscillator, 1269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB1269M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1269 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【LPC54100】内核间的通信
本帖最后由 ljj3166 于 2015-3-19 20:20 编辑 今天在blink的基础上,尝试了一下内核间的通信 其实没啥,就是那么几小步。 获取互斥——读取/发送 mailbox数据——清除本地自己mailbox ......
ljj3166 NXP MCU
求助!数字逻辑电路
28587...
help003 模拟电子
栅极驱动器的几个问题
栅极驱动器的几个问题590871 ...
QWE4562009 分立器件
DE1-SoC板上DDR3的物理地址?
我最近用DE1-SoC板做一个实验,要用AD采集数据。AD采集由FPGA进行,数据通过FPGA-2-HPS Brige写入DDR3,再由Linux下的程序读出。 Linux启动时通过设置u-boot参数mem=256M限制只占用256M,FPG ......
cncqzxj FPGA/CPLD
ARM7 在初始化时,初始时钟频率(Fin)是怎么来的? (平台在博创UP-NETARM3000)
小弟是初学者, 在博创UP-NETARM3000上,板子上一个32.768KHZ的振晶. 启动时系统的输入时钟频率(Fin)是多少? 是人为定的,还是机器设定的? 怎么在option.s中是Fin=6MHz Fout=60MHz,而在 ......
wlj082582 ARM技术
日本研发“大力服” 穿者力量增10倍
http://i1.sinaimg.cn/dy/s/p/2008-10-21/U2036P1T1D16490697F21DT20081021071628.jpg“大力服”研发负责人三阶勇纪。 http://i3.sinaimg.cn/dy/s/p/2008-10-21/U2036P1T1D16490697F23DT200810 ......
gina 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2561  2272  2410  2519  2233  52  46  49  51  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved