电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA1363M00DGR

产品描述LVDS Output Clock Oscillator, 1363MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NA1363M00DGR概述

LVDS Output Clock Oscillator, 1363MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA1363M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1363 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
helper2416_tl-wn725n移植01_驱动篇
恩,这个帖子我之前有发过,不过基本上没怎么介绍细节的东西,这里打算写个入门帖子,有兴趣的可以跟着做一下,有任何问题欢迎跟帖讨论。整个移植过程花费了几天时间,中间遇到了一些问题,基本 ......
lyzhangxiang 嵌入式系统
SPMC75F2413A 应用方案
本文主要介绍利用SPMC75F2413A单片机构成AC 变频空调控制方案。AC 空调控制器工作机理,重点介绍SPMC75F2413A 在AC变频空调器中的使用方法。...
frozenviolet 模拟电子
load library error
安装完IAR 软件后,打开ek-lm3s8962的工程文件 ,会出现load library error ,重新安装系统,还是出现错误,后来安装Luminary_FTDI_Driver 问题解决。...
liyujun 微控制器 MCU
关于kXML的漏洞
我在用kXML解析WML网页时候一遇到就会报错,请问大家这该如何解决,还有用kXML如何解析WML网页里的图片?...
xuliqun 嵌入式系统
关于f2812 ADCINT_ISR中断实际那问题
调试遇到一个问题,关于dsp的ADCINT_ISR,进行断点调试时用时钟查看时间,进入dsp的ADCINT_ISR中断的时间一会30000个时钟周期,一会22000个时钟周期,各位大神,怎么回事啊?本人菜鸟,求助,想 ......
zqshan 微控制器 MCU
国产M0芯片移植FreeRTOS笔记一
本帖最后由 LONGSHEN1 于 2020-9-10 17:14 编辑 笔者趁着闲暇将FreeRTOS移植到一个国产MCU上,FreeRTOS还是非常容易移植的,网上的参考资料也非常多,FreeRTOS 在全球嵌入式市场分析报告中一 ......
LONGSHEN1 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 685  2282  2283  1529  908  40  39  43  42  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved