电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC1405M00DG

产品描述LVPECL Output Clock Oscillator, 1405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MC1405M00DG概述

LVPECL Output Clock Oscillator, 1405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC1405M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1405 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
全国大学生信息安全技术邀请赛简介
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 经教育部高教司、信息产业部人事司和国防科工委人教司批准,在全国大学生电子设计竞赛中增设一项信息安全技术专题邀请赛,2008年举办第一届全 ......
open82977352 电子竞赛
求助!,一定帮我解答一下!
本帖最后由 paulhyde 于 2014-9-15 09:17 编辑 红外遥控器发射断要有编码,我现在很苦恼的是有编码程序吗?请哪位告诉我一下 ,需要在芯片里设置编码程序吗?我用的是8051,谢谢了 :'( ...
xbtidus 电子竞赛
【问TI】AM1808通过xds100v2烧写ubl和u-boot的问题
【问TI】AM1808通过xds100v2烧写ubl和u-boot的问题,请问有对应的flashwriter 供我修改使用吗? 具体的问题,TI官网上有介绍吗?暂时不能通过uart2启动模式下通过sfh-omap-l138来下载,无法 ......
lyzhangxiang DSP 与 ARM 处理器
FPGA数字电子系统设计与开发实例导航.pdf
FPGA数字电子系统设计与开发实例导航.pdf ...
zxopenljx FPGA/CPLD
大家帮忙分析一下这个半桥逆变电路怎么工作的?
如图这个半桥逆变电路,上边是400V直流母线,两个MOS管的驱动是两路互补的PWM波,然后怎么就逆变成交流了呢?一直分析不懂原理,各位大神和前辈们给指点指点!...
世界的城 电源技术
51单片机制作变频器
这仅仅是一个不作死就不会死业余程序猿干出的蠢事,大神们手下留情,砖头少飞一下,小的在此先谢过了。很多年前,大约在07年还是05年。就有过用单片机模拟DSP跑变频器程序的想法。因为老一辈 ......
liying1981 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2815  1856  2695  2587  1151  10  39  44  35  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved