电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB1224M00DG

产品描述LVDS Output Clock Oscillator, 1224MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB1224M00DG概述

LVDS Output Clock Oscillator, 1224MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB1224M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1224 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
匠人手记网络版.pdf
匠人手记精品一件,ARM开发经典经验!...
starrysky0228 嵌入式系统
Web前端入门知识点有哪些?
首先要知道什么前端是做些什么的,用什么软件语言开发编写的,所以我们先来简单了解一下前端。   1、代码编辑器/IDEs   与2019年一样,微软的VSCode将成为20 ......
huaqingyuanjian 综合技术交流
直流无刷电机
我用的内转子直流无刷电机抽水,再泵出去,PWM控制方式,为什么从高占空比往低占空比调的时候,电机会非常卡顿,直接低占空比启动或从低到高占空比就很稳定?是电机的问题还是驱动器参数配置的不 ......
哦吼吼 电机控制
MIG产生的ddr控制器怎么和自己的逻辑对接
MIG产生的ddr控制器怎么和自己的逻辑对接?我用了2个fifo,一个入一个出,但是出来的信号总是不正常。求助...
jokeboy999 FPGA/CPLD
da数模转换 干扰问题
本帖最后由 paulhyde 于 2014-9-15 03:38 编辑 使用dac902+opa690 在电源线上有大概2k左右的600mv左右的干扰信号,电源和地之间加了个电容好了点,去掉数字量输入和clk,干扰只有50mv左右,求 ......
qiukaixiang 电子竞赛
PC1343:JTAG口被占用而无法连接LPC-LINK的解决方法
LPC1343用PIO0_9/MOSI/CT16B0_MAT1/SWO和SWCLK\PIO0_10/SCK/CT16B0_MAT2以及SWDIO/PIO1_3/AD4/CT32B1_MAT2作为串行调试管脚。这些是功能共用管脚,在调试阶段最好不要用这三个管脚。 今天我 ......
zhdphao NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 398  2875  228  507  1857  51  16  17  28  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved